| 傳先進(jìn)封裝技術(shù)出新,臺(tái)積電為何封裝、制造“ |
| 來源: | 發(fā)布時(shí)間:1632112745 | 瀏覽次數(shù):
|
近期,據(jù)業(yè)內(nèi)人士透露,臺(tái)積電已針對(duì)數(shù)據(jù)中心市場(chǎng)推出了其新型先進(jìn)封裝技術(shù)——COUPE(compactuniversalphotonicengine,緊湊型通用光子引擎)異構(gòu)集成技術(shù)。近年來,在先進(jìn)制程方面遙遙領(lǐng)先的臺(tái)積電,在封裝領(lǐng)域的布局也毫不遜色,臺(tái)積電究竟打著怎樣的“算盤”? 利用COUPE技術(shù)以應(yīng)對(duì)網(wǎng)絡(luò)流量的爆炸式增長(zhǎng) 據(jù)了解,此次臺(tái)積電將推出的COUPE技術(shù)是一種光電共封裝技術(shù)(CPO),是將光學(xué)引擎和多種計(jì)算和控制ASIC集成在同一封裝載板或中間器件上,能夠使組件之間的距離更近,提高帶寬和功率效率,并減少電耦合損耗。 在今年的HotChips國(guó)際大會(huì)上,臺(tái)積電PathfindingforSystemIntegration副總經(jīng)理余振華也提到,由于網(wǎng)絡(luò)流量的爆炸性增長(zhǎng),數(shù)據(jù)中心開始向硅光子領(lǐng)域發(fā)展,以降低功耗、提高傳輸速度。為了滿足能耗比、單位成本等要求,緊湊型通用光子引擎(CompactUniversalPhotonicEngine)誕生。硅光子技術(shù)的進(jìn)步也驅(qū)動(dòng)了硅光子封裝技術(shù)的發(fā)展,從PluggableOptics到On-Board再到Co-PackagedOptics,驅(qū)動(dòng)部件變得更加靠近,帶寬、功率效率等都在提升。 利用3DFabric集成創(chuàng)新的SiPH組件,即COUPE技術(shù),可以最大限度地減少電耦合損耗,并進(jìn)一步增強(qiáng)系統(tǒng)性能。據(jù)了解,COUPE的電接口性能較為出色,其寄生電容比uBump低85%,PDN阻抗低51%。在功耗和速率方面,COUPE在相同速率下,功耗比ubump低30%;在相同功率下,COUPE的速度為ubunp的170%。若此項(xiàng)技術(shù)成功推出,將大大降低數(shù)據(jù)中心芯片的功耗并提高傳輸速度,以應(yīng)對(duì)網(wǎng)絡(luò)流量的爆炸式增長(zhǎng)。 與此同時(shí),業(yè)內(nèi)有消息稱,SiPH應(yīng)用市場(chǎng)將至少需要2-3年的時(shí)間才能起步,但臺(tái)積電憑借其對(duì)COUPE技術(shù)的儲(chǔ)備,有望在該領(lǐng)域搶占先機(jī),特別是用于數(shù)據(jù)中心的SiPH網(wǎng)絡(luò)芯片,而微軟和谷歌都在關(guān)注采用SiPHASIC作為他們的數(shù)據(jù)中心芯片。 利用巨頭資源加強(qiáng)封裝領(lǐng)域布局 早在2012年,已經(jīng)成為晶圓代工龍頭企業(yè)的臺(tái)積電便已開啟了在封裝領(lǐng)域的布局。“臺(tái)積電開發(fā)封裝技術(shù),不是單打獨(dú)斗,而是積極與其他芯片廠商擴(kuò)大合作。”知名業(yè)內(nèi)專家莫大康說道。 莫大康介紹,早在2012年3月,臺(tái)積電便開始與全球FPGA大廠Altera公司合作先進(jìn)封裝技術(shù)。采用臺(tái)積電的CoWoS整合生產(chǎn)技術(shù),二者共同開發(fā)出了全球首顆能夠整合多個(gè)芯片的三維集成電路(異質(zhì)集成Heterogeneous3DIC)測(cè)試芯片,此項(xiàng)創(chuàng)新技術(shù)可將模擬、邏輯及內(nèi)存等各種不同芯片堆棧于單一芯片上,可協(xié)助半導(dǎo)體產(chǎn)業(yè)超越摩爾定律的發(fā)展。 據(jù)了解,CoWoS也成為了臺(tái)積電吸引高性能計(jì)算客戶的有力武器,其衍生版本被應(yīng)用于英偉達(dá)Pascal、Volta系列,AMDVega,英特爾SpringCrest等芯片產(chǎn)品。此后,臺(tái)積電再次與國(guó)際EDA龍頭企業(yè)Cadence進(jìn)行合作,共同開發(fā)出InFO封裝技術(shù)。據(jù)了解,InFO與一般封裝技術(shù)最大的不同在于,以往的封裝采用小型印刷電路板制程,InFO則已完全采用芯片制程,是封裝技術(shù)發(fā)展上的重大突破,且InFO還能使芯片更小、更薄。因此,該項(xiàng)技術(shù)一出現(xiàn)便廣受好評(píng),當(dāng)年蘋果的iPhone7、iPhone7Plus處理器,便采用的是InFO封裝技術(shù)。 據(jù)悉,此次臺(tái)積電將新發(fā)布的COUPE封裝技術(shù)來自于臺(tái)積電的3DFabric技術(shù)平臺(tái)的整合創(chuàng)新,該平臺(tái)是將SoIC、InFO、CoWoS等3DIC平臺(tái)整合在一起所成,而該技術(shù)平臺(tái)也是臺(tái)積電與多家合作伙伴合作,共同創(chuàng)新的成果結(jié)晶。 打造“制造為主,封測(cè)為輔”的商業(yè)模式 早已穩(wěn)坐晶圓代工第一寶座的臺(tái)積電,為何如此頻繁布局封裝產(chǎn)業(yè)? 不僅僅是臺(tái)積電,國(guó)際晶圓代工巨頭三星、英特爾,也紛紛開啟在封裝產(chǎn)業(yè)的積極布局。前不久,三星宣布,其下一代2.5D封裝技術(shù)Interposer-Cube4(I-Cube4)已完成開發(fā),該技術(shù)將助力三星在高性能計(jì)算領(lǐng)域搶先占領(lǐng)高地。而英特爾,也在近期召開的制程工藝和封裝技術(shù)線上發(fā)布會(huì)中,接連介紹了四點(diǎn)封裝發(fā)展路線,分別是EMIB技術(shù)、Foveros技術(shù)、FoverosOmni技術(shù)以及FoverosDirect技術(shù),并將先進(jìn)封裝技術(shù)視為2025年之前重返產(chǎn)業(yè)巔峰的重要賽道之一。 據(jù)了解,這是由兩點(diǎn)原因造成,其一,隨著后摩爾時(shí)代的來臨,芯片先進(jìn)工藝制造面臨越來越多的挑戰(zhàn)。然而,如今的先進(jìn)封裝技術(shù),能夠有效解決在芯片先進(jìn)制造工藝中所面臨的諸多挑戰(zhàn)。據(jù)了解,先進(jìn)封裝是在不要求提升芯片制程的情況下,實(shí)現(xiàn)芯片的高密度集成、體積的微型化,并降低成本,符合高端芯片向尺寸更小、性能更高、功耗更低演進(jìn)的趨勢(shì)。 其二,全球智能手機(jī)市場(chǎng)已連續(xù)數(shù)年規(guī)模下降,導(dǎo)致市場(chǎng)對(duì)于先進(jìn)工藝的需求有所減緩。雖然分析機(jī)構(gòu)Omdia數(shù)據(jù)顯示,2021年上半年全球智能手機(jī)出貨量同比增長(zhǎng)17.4%,但事實(shí)上市場(chǎng)出貨量尚不及2019年同期水平。業(yè)內(nèi)專家表示,智能手機(jī)市場(chǎng)仍未恢復(fù)到疫情前水平,2021年上半年的市場(chǎng)表現(xiàn)實(shí)際上低于預(yù)期。而智能手機(jī)等電子設(shè)備是拉動(dòng)先進(jìn)工藝市場(chǎng)增長(zhǎng)的關(guān)鍵領(lǐng)域,智能手機(jī)市場(chǎng)規(guī)模的下降,對(duì)先進(jìn)工藝的市場(chǎng)需求也會(huì)降低。 與此同時(shí),如自動(dòng)駕駛,物聯(lián)網(wǎng),AI等新興領(lǐng)域尚在培育之中,莫大康表示,此類新興領(lǐng)域的訂單往往釆用非先進(jìn)工藝制程,而且相對(duì)分散,因此也造成了幾年前全球代工銷售額的增長(zhǎng)放緩甚至在2019年有所下降的情況。 因此,臺(tái)積電開始通過先進(jìn)封裝技術(shù),來不斷拓展自己的版圖,此次臺(tái)積電便是將用COUPE封裝技術(shù),來?yè)屨紨?shù)據(jù)中心芯片的市場(chǎng)先機(jī)。 然而,在先進(jìn)工藝方面,臺(tái)積電也從未懈怠,依舊大規(guī)模擴(kuò)張投資,領(lǐng)先全球。據(jù)了解,2021年臺(tái)積電的資本支出由原本250億至280億美元提升到300億美元。300億元資本支出中,預(yù)計(jì)80%用于先進(jìn)制程的研發(fā)。 集邦咨詢分析師王尊民表示,臺(tái)積電進(jìn)軍封測(cè)領(lǐng)域的其中一個(gè)原因,也是希望能延伸自己的先進(jìn)制程技術(shù),通過制造高階CPU、GPU、FPGA芯片,并提供相應(yīng)的封測(cè)流程,提供完整的“制造+封測(cè)”解決方案。雖然晶圓廠需額外支出封測(cè)等研發(fā)費(fèi)用,但此方案卻能有效吸引高階芯片設(shè)計(jì)公司下單,實(shí)現(xiàn)“制造為主,封測(cè)為輔”的商業(yè)模式。 可見,在先進(jìn)封裝以及先進(jìn)制程中,臺(tái)積電時(shí)刻保持“兩手抓”的狀態(tài),以確保自己在晶圓代工的霸主地位上,穩(wěn)坐泰山。
|
|